基于0.5μm BCD工藝的欠壓鎖存電路設(shè)計(jì)
上傳時(shí)間:2009/11/27 14:09:26
摘要: 隨著集成電路技術(shù)的發(fā)展,對(duì)電源管理芯片的開關(guān)頻率、傳輸延遲、穩(wěn)定性、功耗等各種要求越來越高,以保證電源電壓在波動(dòng)的情況下能夠可靠的工作。
一般的電源芯片上電啟動(dòng)時(shí),電源會(huì)通過輸入端的等效電阻和電容對(duì)其充電,使得電源芯片的電壓逐步上升,直到電壓上升到芯片的開啟電壓時(shí)電路正常工作。然而若系統(tǒng)的負(fù)載電流較大,有可能把電路的電壓拉低到開啟電壓以下,出現(xiàn)一開啟就關(guān)斷的情況。為了保證電路正常進(jìn)入啟動(dòng)狀態(tài)并且穩(wěn)定工作,同時(shí)也為了電路工作時(shí)電源電壓的波動(dòng)不會(huì)對(duì)整個(gè)電路和系統(tǒng)造成損害,一般使用所謂的欠壓鎖存(Under Voltage LockOut,UVLO)電路對(duì)電源電壓實(shí)時(shí)監(jiān)控和鎖存。
一般的電源芯片上電啟動(dòng)時(shí),電源會(huì)通過輸入端的等效電阻和電容對(duì)其充電,使得電源芯片的電壓逐步上升,直到電壓上升到芯片的開啟電壓時(shí)電路正常工作。然而若系統(tǒng)的負(fù)載電流較大,有可能把電路的電壓拉低到開啟電壓以下,出現(xiàn)一開啟就關(guān)斷的情況。為了保證電路正常進(jìn)入啟動(dòng)狀態(tài)并且穩(wěn)定工作,同時(shí)也為了電路工作時(shí)電源電壓的波動(dòng)不會(huì)對(duì)整個(gè)電路和系統(tǒng)造成損害,一般使用所謂的欠壓鎖存(Under Voltage LockOut,UVLO)電路對(duì)電源電壓實(shí)時(shí)監(jiān)控和鎖存。
說明:本站會(huì)員正確輸入用戶名和密碼進(jìn)行登錄系統(tǒng)后才能查看文章詳細(xì)內(nèi)容和參與評(píng)論。
--本文摘自EDN電子設(shè)計(jì)技術(shù),已被閱讀2491次
免責(zé)聲明:本文僅代表作者個(gè)人觀點(diǎn),與電源在線網(wǎng)無關(guān)。其原創(chuàng)性以及文中陳述文字和內(nèi)容未經(jīng)本站證實(shí),對(duì)本文以及其中全部或者部分內(nèi)容、文字的真實(shí)性、完整性、及時(shí)性本站不作任何保證或承諾,請(qǐng)讀者僅作參考,并請(qǐng)自行核實(shí)相關(guān)內(nèi)容。
關(guān)于本文的網(wǎng)友評(píng)論:
本文暫時(shí)還沒有網(wǎng)友發(fā)表評(píng)論信息!